Đề thi dự thính cuối học kỳ 1 môn Kỹ thuật số - Năm học 2011 - 2012 - Khoa Điện - Điện tử - Đại học Bách Khoa TP.HCM

Câu 4: (2.0 điểm)
Thiết kế mạch đếm lên nối tiếp dùng JK_FF (IC 74LS112), có ngõ
vào xung clock kích theo cạnh xuống; các ngõ vào preset ( pre ),
clear ( clr ) tích cực mức thấp. Biết rằng bộ đếm có giản đồ trạng
thái như hình bên.
a. Xác định modulo và chu kỳ đếm của bộ đếm (0.5đ)
.........................................................................................................................................
.........................................................................................................................................
b. Trình bày chi tiết cách thiết kế bộ đếm có chu kỳ đếm xác định ở câu a (có vẽ hình) (1.5đ)
Câu 5: (1.5 điểm)
Dùng T_FF có ngõ vào xung clock kích theo cạnh lên; các ngõ vào preset ( pre ), clear (clr )
tích cực mức thấp. Thiết kế bộ đếm vòng xoắn (bộ đếm Johnson) 4 bits. Cho biết chu kỳ
đếm của bộ đếm nếu bộ đếm có trạng thái đầu Q3Q2Q1Q0 =1001.
Gợi ý: nên chuyển T_FF về D_FF 
pdf 5 trang xuanthi 26/12/2022 3860
Bạn đang xem tài liệu "Đề thi dự thính cuối học kỳ 1 môn Kỹ thuật số - Năm học 2011 - 2012 - Khoa Điện - Điện tử - Đại học Bách Khoa TP.HCM", để tải tài liệu gốc về máy hãy click vào nút Download ở trên.

File đính kèm:

  • pdfde_thi_du_thinh_cuoi_hoc_ky_1_mon_ky_thuat_so_nam_hoc_2011_2.pdf

Nội dung text: Đề thi dự thính cuối học kỳ 1 môn Kỹ thuật số - Năm học 2011 - 2012 - Khoa Điện - Điện tử - Đại học Bách Khoa TP.HCM

  1. u F x(MSB), y, z, w uuơ ư o y →→→u →→→u
  2. u u e u ee pre e clr ư uu uu u ueee pre e clr u uu QQQQ = nên chuyển T_FF về D_FF